процессоры

Amd Zen 2 будет иметь двойной кэш L3 в соответствии с Сандрой

Оглавление:

Anonim

Кэширование - очень важная часть современных процессоров, и существенное изменение в этой части чипа обычно означает, что в целом процессоре произойдут значительные улучшения. SANDRA указывает на сильные модификации кеша Zen 2 L3.

SANDRA использует 32 МБ кэш-памяти L3 для каждого 8-ядерного чипсета Zen 2

Запись в базе данных SiSoft SANDRA показывает данные о процессоре AMD EPYC AMD и проливает свет на иерархию кеша для этой модели. Каждый 64-ядерный процессор EPYC Rome состоит из восьми восьмиядерных чипсетов Zen 2, изготовленных по 7 нм, которые сливаются в контроллер ввода-вывода, изготовленный по 14 нм. Этот контроллер отвечает за управление памятью и связью PCIe процессора. В результате упоминается иерархия кэша: 512 КБ выделенного кэша L2 на ядро ​​и «16 x 16 МБ кэша L3». Для Ryzen 7 2700X SANDRA считывает кэш L3 как «2 x 8 МБ L3», что соответствует объему 8 МБ L3 на CCX.

Мы рекомендуем прочитать нашу статью о производительности AMD EPYC в Риме и Intel Cascade Lake в 2S

Поскольку SANDRA обнаруживает «16 x 16 МБ L3» для 64-ядерного Рима, весьма вероятно, что каждый из 8-ядерных чиплетов имеет две 16-МБ части кэш-памяти L3, а его 8 ядер разделены на два четырехъядерных CCX. ядра с 16 МБ кэш-памяти L3 каждое. Такое дублирование в кэш-памяти L3 CCX может помочь процессорам оптимизировать передачу данных между чипсетом и вводом-выводом для повышения производительности. Это особенно важно, поскольку матрица ввода / вывода управляет памятью с помощью монолитного 8-канального контроллера памяти DDR4.

AMD внесла глубокие изменения на архитектурном уровне с Zen 2, нам придется подождать, пока они поступят в продажу, чтобы увидеть, во что все эти усовершенствования действительно вписываются, но сейчас это выглядит довольно хорошо.

Шрифт Techpowerup

процессоры

Выбор редактора

Back to top button