процессоры

Epyc milan and genoa, amd рассказывает о своем новом процессоре

Оглавление:

Anonim

AMD раскрыла некоторые подробности об архитектуре EPYC Milan (Zen 3) и архитектуре EPYC Genoa (Zen 4), запланированной компанией.

EPYC в Милане и Генуе AMD рассказывает о своих новых серверных процессорах

Во время своей презентации Мартин Хильгеман из AMD, старший менеджер HPC Applications, представил слайды, подтверждающие, что следующая серия процессоров EPYC «Milan» будет запущена на существующем серверном сокете AMD SP3, поддерживает память DDR4 и предлагает тот же TDP и те же конфигурации ядра, что и у процессоров серии Rome.

Похоже, этот слайд развеял слухи о том, что AMD планирует запустить Milan с 4-кратной реализацией SMT, в которой утверждается, что Zen 3 будет предлагать пользователям четыре потока на ядро ​​процессора. Похоже, что основным источником повышения производительности Zen 3 станут улучшения IPC и увеличение тактовой частоты, а не увеличение числа ядер и потоков. Надеюсь, это означает, что Zen 3 сосредоточится на «одноядерной» производительности и улучшениях базовой архитектуры.

Посетите наше руководство по лучшим процессорам на рынке

Обращаясь к EPYC Genoa (Zen 4), Хельгеман утверждает, что Zen 4 все еще находится на этапе проектирования, что означает, что производители серверов и другие клиенты имеют возможность влиять на дизайн Genoa. Также подтверждается, что эта новая архитектура будет запущена с новым сокетом SP5, будет поддерживать новый тип памяти (вероятно, DDR5) и предложит пользователям «новые возможности», которые не были раскрыты.

Внедрив дизайн Zen 3, AMD подтвердила, что Zen 3 отойдет от дизайна разделенного кеша Zen / Zen 2, который разделил кэш L3 ЦП AMD между двумя четырехъядерными CCX. Это означает, что AMD может отойти от своего четырехъядерного дизайна CCX, создав восьмиъядерный дизайн CCX с Zen 3 или другой дизайн.

Вместо того, чтобы предлагать два 16-Мбайт кэша L3 (как видно из текущей конструкции AMD Zen 2), AMD- дизайн Zen 3 будет предлагать комбинацию «32 + МБ» L3-кэша для всех восьми процессорных ядер. Это уменьшит потенциальные задержки между ядрами ЦП в одном кристалле и обеспечит лучший доступ к встроенному кэш-памяти третьего уровня для ядер ЦП. Кроме того, этот кэш будет больше, чем в предыдущих поколениях.

EPYC Milan придет к нам во второй половине 2020 года.

Шрифт Overclock3d

процессоры

Выбор редактора

Back to top button